支持64位的至强Nocona,前端总线是1000MHz,数据带宽是()。

  • A+

答案查询网公众号已于近期上线啦

除基本的文字搜题外,准备上线语音搜题和拍照搜题功能!微信关注公众号【答案查询网】或扫描下方二维码即可体验。

(1)【◆题库问题◆】:[单选] 支持64位的至强Nocona,前端总线是1000MHz,数据带宽是()。
A.6.4GB/s
B.3.2GB/s
C.8GB/s
D.4GB/s

【◆参考答案◆】:C

(2)【◆题库问题◆】:[单选] Rambus DRAM是()公司最早提出的一种内存规范。
A.LG
B.Hyundai
C.Rambus
D.KingMax

【◆参考答案◆】:C

(3)【◆题库问题◆】:[名词解释] EIDE

【◆参考答案◆】:是Pentium以上主板必备的标准接口。主板上通常可提供两个EIDE接口。在Pentium以上主板中,EDIE都集成在主板中。

(4)【◆题库问题◆】:[单选] 在打印进程中,打印头左、右移动时,色带驱动机构是()
A.移动
B.不动
C.保持原来状态
D.不一定

【◆参考答案◆】:A

(5)【◆题库问题◆】:[问答题,论述题] 时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间T4应满足什么条件?

【◆参考答案◆】:首先说下建立时间和保持时间的定义。建立时间(setuptime)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器;保持时间(holdtime)是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间,如果保持时间不够,数据同样不能被打入触发器。Tffpd:触发器的输出响应时间,也就是触发器的输出在clk时钟上升沿到来后多长的时间内发生变化并且稳定,也可以理解为触发器的输出延时。Tcomb:触发器的输出经过组合逻辑所需要的时间,也就是题目中的组合逻辑延迟。Tsetup:建立时间Thold:保持时间Tclk:时钟周期建立时间容限:相当于保护时间,这里要求建立时间容限大于等于0。保持时间容限:保持时间容限也要求大于等于0。关于保持时间的理解就是,在触发器D2的输入信号还处在保持时间的时候,如果触发器D1的输出已经通过组合逻辑到达D2的输入端的话,将会破坏D2本来应该保持的数据。

(6)【◆题库问题◆】:[判断题] 对等网中的任意两台计算机,网线长度应小于1.5米,否则会发生数据传输时段时续的现象。
A.正确
B.错误

【◆参考答案◆】:正确

(7)【◆题库问题◆】:[单选] 下列哪项技术不是基于串行数据传输原理的。()
A.USB2.0
B.ECP
C.IEEE1394
D.HyperTransport

【◆参考答案◆】:B

(8)【◆题库问题◆】:[单选] 下列硬件故障诊断方法中,哪一个不可取()。
A.插拔法
B.替换法
C.最小化系统法
D.反复开关机

【◆参考答案◆】:D

(9)【◆题库问题◆】:[单选] I/O接口电压一般在()范围内。
A.1-3V
B.1.6-4.5V
C.1.6-5V
D.1-4.5V

【◆参考答案◆】:B

(10)【◆题库问题◆】:[单选] 通常硬盘分区的正确顺序是:()。
A.主分区->;扩展分区->;逻辑分区
B.扩展分区->;主分区->;逻辑分区
C.扩展分区->;逻辑分区->;主分区
D.无需特别的顺序

【◆参考答案◆】:A

发表评论

:?: :razz: :sad: :evil: :!: :smile: :oops: :grin: :eek: :shock: :???: :cool: :lol: :mad: :twisted: :roll: :wink: :idea: :arrow: :neutral: :cry: :mrgreen: